[OrCAD]如何產生Netlist

Netlist一樣是在發圖前必須要做的檢測,如有任何問題也是必須修正,否則到layout那邊只會被打槍而已。

點選Tools-->Create Netlists,在這裡需要注意,格式選擇allegro.dll(因為我配合的layout都是使用Allegro)C:\Cadence\SPB_16.6\tools\capture\netforms



輸出的內容擷取部分如下,可以明顯看出,訊號所連接的所有點,通常做Netlist的時候可以順便確認,是不是有接錯線

AM335X_RGMII2_RXD3;  R162.1 U9.27 U5.V16
AM335X_RGMII2_RXDV;  R159.1 U9.32 U5.V14
AM335X_RGMII2_TXCLK;  U5.U15 R166.1
AM335X_RGMII2_TXD0;  U9.36 U5.V15
AM335X_RGMII2_TXD1;  U9.37 U5.R14
AM335X_RGMII2_TXD2;  U9.38 U5.T14
AM335X_RGMII2_TXD3;  U9.39 U5.U14
AM335X_RGMII2_TXEN;  U9.34 U5.R13
AM335X_SPI0_CS0#;  R2.1 U5.A16 R186.1

留言